連志原
Chih-Yuan Lien - 資訊(資訊與數位IC設計)組, AI資安組

英文名字: Chih Yuan Lien
分  機: 15604
電子郵件: cylien@nkust.edu.tw
學  歷: 國立成功大學資訊工程所博士
專  長: 影像處理 image processing
資料壓縮 data compression
數位晶片設計 digital VLSI chip design

 

研究領域

1. 影像處理 image processing

2. 資料壓縮 data compression

3. 數位晶片設計 digital VLSI chip design 

 

近五年專題計畫

1. 基植於OpenCL框架的影像縫合技術 (MOST 107-2637-E-992 -014),計畫主持人

2. 智慧科技在水產種苗生產系統之應用–智慧科技在水產種苗生產系統之應用(1/3) (MOST 107-2321-B-006 -018),共同主持人

3. 部分行人即時偵測方法應用在嵌入式平台之OpenCL架構下的設計研究 (MOST 105-2221-E-151-057),計畫主持人

4. 基植於OpenCL框架的可處理遮蔽物之行人偵測技術 (MOST 104-2221-E-151-063),計畫主持人

 

過去五年之研究成果

1. Chih-Yuan Lien, Fu-Jhong Yang, Pei-Yin Chen, Yi-Wen Fang, “Efficient VLSI Architecture for Edge-Oriented Demosaicking,”IEEE Transactions on Circuits and Systems for Video Technology, vol. 28, no. 8, pp. 2038-2047, Aug. 2018.

2. Chih-Yuan Lien, Fu-Jhong Yang, and Pei-Yin Chen, “An Efficient Edge-Based Technique for Color Filter Array Demosaicking,” IEEE Sensors Journal, vol. 17, no. 13, pp. 4067-4074, 2017.

3. Shao-I Chu, Chih-Yuan Lien, Chien-Liang Chiu, “Performance of switching-based partial relay selection scheme for amplify-and-forward cognitive relay networks,” IET Communications, vol. 10, no. 12, pp. 1480-1492, 2016.

4. Pei-Yin Chen, Chien-Chuan Huang, Chih-Yuan Lien, Yu-Hsien Tsai, “An Efficient Hardware Implementation of HOG Feature Extraction for Human Detection,” IEEE Transactions on Intelligent Transportation Systems, vol. 15, no. 2, pp. 656-662, 2014.

5. Chih-Yuan Lien, Chien-Chuan Huang, Pei-Yin Chen, Yi-Fan Lin, “An Efficient Denoising Architecture for Removal of Impulse Noise in Images,” IEEE Transactions on Computers, vol. 62, no. 4, pp. 631-643, 2013.

 

近年指導學生之成就

1. 指導學生通過102年科技部大專生國科會計畫

2. 指導學生獲得教育部102學年度(2014)全國大學校院積體電路設計競賽-大學可程式邏輯設計組優等

3. 指導學生獲得教育部102學年度(2014)全國大學校院積體電路設計競賽-大學可程式邏輯設計組設計完整獎

4. 指導學生獲得教育部103學年度(2015)全國大學校院積體電路設計競賽-大學可程式邏輯設計組佳作

5. 指導學生獲得教育部103學年度(2015)全國大學校院積體電路設計競賽-大學可程式邏輯設計組設計完整獎

6. 指導學生獲得教育部106學年度(2018)全國大學校院積體電路設計競賽-研究所標準元件數位電路設計組設計完整獎

 

 

研究興趣

1. 影像處理 image processing

2. 資料壓縮 data compression

3. 數位晶片設計 digital VLSI chip design 

 

 

近三年之研究計畫:

1. 基植於OpenCL框架的影像縫合技術 (MOST 107-2637-E-992 -014),計畫主持人

2. 智慧科技在水產種苗生產系統之應用–智慧科技在水產種苗生產系統之應用(1/3) (MOST 107-2321-B-006 -018),共同主持人

3. 部分行人即時偵測方法應用在嵌入式平台之OpenCL架構下的設計研究 (MOST 105-2221-E-151-057),計畫主持人

 

 

Journal Paper:

1. Chih-Yuan Lien*, Fu-Jhong Yang, Pei-Yin Chen, Yi-Wen Fang, “Efficient VLSI Architecture for Edge-Oriented Demosaicking,”IEEE Transactions on Circuits and Systems for Video Technology, vol. 28, no. 8, pp. 2038-2047, Aug. 2018. (SCI) (影像處理相關)

2. Chih-Yuan Lien*, Fu-Jhong Yang, and Pei-Yin Chen, “An Efficient Edge-Based Technique for Color Filter Array Demosaicking,” IEEE Sensors Journal, vol. 17, no. 13, pp. 4067-4074, 2017. (SCI) (影像處理相關)

3. Shao-I Chu, Chih-Yuan Lien, Chien-Liang Chiu, “Performance of switching-based partial relay selection scheme for amplify-and-forward cognitive relay networks,” IET Communications, vol. 10, no. 12, pp. 1480-1492, 2016. (SCI) (機率模型相關)

4. Pei-Yin Chen, Chien-Chuan Huang, Chih-Yuan Lien, Yu-Hsien Tsai, “An Efficient Hardware Implementation of HOG Feature Extraction for Human Detection,” IEEE Transactions on Intelligent Transportation Systems, vol. 15, no. 2, pp. 656-662, 2014. (SCI) (影像處理相關)

5. Chih-Yuan Lien*, Chien-Chuan Huang, Pei-Yin Chen, Yi-Fan Lin, “An Efficient Denoising Architecture for Removal of Impulse Noise in Images,” IEEE Transactions on Computers, vol. 62, no. 4, pp. 631-643, 2013. (SCI) (影像處理相關)

 

數位邏輯

計算機結構

實務專題(一)

 

近年指導學生之成就

1. 指導學生通過102年科技部大專生國科會計畫

2. 指導學生獲得教育部102學年度(2014)全國大學校院積體電路設計競賽-大學可程式邏輯設計組優等

3. 指導學生獲得教育部102學年度(2014)全國大學校院積體電路設計競賽-大學可程式邏輯設計組設計完整獎

4. 指導學生獲得教育部103學年度(2015)全國大學校院積體電路設計競賽-大學可程式邏輯設計組佳作

5. 指導學生獲得教育部103學年度(2015)全國大學校院積體電路設計競賽-大學可程式邏輯設計組設計完整獎

6. 指導學生獲得教育部106學年度(2018)全國大學校院積體電路設計競賽-研究所標準元件數位電路設計組設計完整獎